1. Kondisi
[Kembali]

Modul 3 Percobaan 1 Kondisi 11

Buatlah rangkaian seperti gambar percobaan 1 dengan sumber 3.3 V

2. Gambar Rangkaian Simulasi [Kembali]

Percobaan 1 Kondisi 11





 
3. Vidio Simulasi [Kembali]







4. Prinsip Kerja [Kembali]

Percobaan 1 Kondisi 11

Pada percobaan kali ini menggukaan 4 JK Flip-Flop, 2 Switch dan 4 logic probe. Dimana pada rangkaian ini menggunakan dari J dan K maka gerbang dari R dan S haru tidak aktif yatu dengan cara diberi logika 1 atau aktif hight. Sehingga output JK Flip-Flop dipengaruhi oleh input J dan K saja.

    Rangkaian percobaan ini merupakan rangkaian asynchronous counter, dikarnakan output JK Flip-Flop dihubungkan pada CLK Flip-Flop selanjutnya.  Asyncronous counter disebut juga couter serial dikarnakan output masing-masing Flip-Flop yang dugunakan akan berguling (berubah kondisi dari 0 ke 1) dan sebaliknya secara berurutan demi langkah. Pada rangkaian ini terdapat delay yang disebabkan hanya input CLK Flip-Flop paling ujung yang terhubung dengan CLk, Flip-Flop lainnya diambil dari output sebelumnya. Rangkaian pada percobaan ini digunakan untuk menghitung biner secara aritmatika diamna logicprobe 1 merupakan kode biner 1, logicprobe 2 merupakan binner 2, logicprobe 3 merupakan binner 4, dan logicprobe 4 merupakan binner 8. Karakter yang dihasilkan didapati dari 2n, dimana n merupakan banyaknya Flip-Flop.


5.Link Download [Kembali]

Download Video disini
Download HTML disini
Dowload Rangkaian disini
Download Datasheet Disini